跳到主要内容

Ansys PathFinder-SC
静电放电(ESD)仿真软件

Ansys PathFinder-SC是一款高容量解决方案,可帮助您规划、验证和签署IP和全芯片SoC设计,以实现完整性和抗静电放电(ESD)的鲁棒性。

委托人签收

全芯片布局级ESD签名解决方案的SOC IP

Ansys PathFinder-SC可识别并隔离可能导致芯片故障的设计问题的根本原因,包括充电器件模型(CDM)、人体模型(HBM)或其他ESD事件。它的高容量、云原生架构可以获得数千个计算核心,以实现快速的全芯片周转。PathFinder-SC通过了主要代工厂的电阻和电流密度检查认证,用于ESD签名。

  • 与图腾- sc能量完整性集成
    集成Ansys RedHawk-SC™和Ansys Totem™
  • 芯片ESD紧凑型(CECM)
    芯片ESD紧凑型(CECM)
布局和电路电平的全芯片ESD信号处理方案

快速的规格

PathFinder-SC集成了数据建模、提取和瞬态仿真引擎,是ESD验证的端到端解决方案。单次使用模型读取行业标准设计格式,设置ESD规则,提取电网的rc,并执行ESD模拟以分析根本原因,并提供修复和优化反馈,所有这些都在一个工具中完成。

  • CDM和HBM覆盖范围
  • P2P电阻检测
  • 电流密度和红外检查
  • GDS和数字流支持
  • 原生云架构
  • 在一次运行中分析多个域
  • 处理回拍ESD
  • 超过1亿个实例容量
  • 用于调试的布局GUI
  • 紧凑的ESD模型的IP
2020 - 11 - ansys -股票- 20190114 - 0037 horizontal.png

静电放电和电流密度是决定芯片实际稳健性和长期可靠性的关键因素。这些对产品的安全性和耐用性至关重要。

降低器件击穿电压和互连尺寸会增加16nm以下工艺的ESD风险。PathFinder-SC提供片内ESD事件的全面分析,这是所有芯片设计的要求。

PathFinder-SC的全芯片容量和精简的单通道使用模型可以同时处理数百个域的一次分析。这比传统方法要快得多,加快了获得结果的时间,并减少了由于分区而产生错误的可能性。

任何检测到的问题都可以通过PathFinder-SC基于布局的分析和根本原因检测技术快速调试,再次节省时间并加快上市时间。

PathFinder-SC包括单个产品的所有功能,从执行RC提取和ESD模拟,到分析根本原因并提供优化反馈。它包括一个内置的RC提取器,不需要额外的许可证或外部工具。

PathFinder-SC由多个客户进行硅相关,并由多个代工厂进行验证,从而确保准确性并降低硅风险。

全面的静电放电(ESD)解决方案,用于IC布局和电路的分析、调试和优化

Ansys PathFinder-SC可帮助您规划、验证和签署IP和全芯片SoC设计,以实现ESD的完整性和稳健性。它可以识别可能导致芯片或IP故障的设计问题,如充电设备模型(CDM)、人体模型(HBM)或其他ESD事件。PathFinder-SC已获得主要代工厂的认证,可确保互连寄生、HBM/CDM ESD仿真以及电阻和电流密度检查对ESD信号的准确性。它基于布局的GUI便于快速检测根本原因并易于调试。

PathFinder-SC采用云原生基础架构,可实现弹性计算和处理超过1亿个晶体管的全芯片分析能力。

关键特性

全芯片和全面的单通ESD分析和调试数百种电源模式,同时。

  • HBM/CDM ESD事件
  • Silicon-Correlated准确性
  • 根本原因检测
  • 单次仿真
  • 容量和性能
  • 库到soc级
  • 云原生弹性计算

Ansys PathFinder-SC模拟人体模型(HBM)和充电器件模型(CDM) ESD事件,通过电源/地网络传播zap电流来识别布局瓶颈。它模拟电流注入到任何焊盘和互连通路,以识别无法处理高ESD电流的引脚-钳形-引脚路径。

Ansys PathFinder-SC的瞬态模拟使用SPICE模型和皮秒分辨率的TLP曲线,提供硅相关精度,有助于最大限度地降低设计风险。带回弹的夹具在SPICE中经常有收敛问题;但PathFinder-SC的仿真引擎是定制的,可以处理回跳,并准确模拟ESD器件触发。PathFinder的结果已经被多家代工厂和客户与硅相关联。

Ansys PathFinder-SC可识别可能导致ESD故障的布局问题和连接不平衡。例如未连接到防静电钳的凸起,或未连接到电源/地的钳。通过遍历芯片上任何两个相关点之间的每个传导路径,PathFinder-SC验证连接稳健性,并根据代工厂或用户指定的限制检查电气特性。通过-失败报告可以对布局进行交叉探测。

Ansys PathFinder-SC的集成数据建模、提取和仿真引擎提供了一个简化的、单通道ESD使用模型——在一个工具环境中设置ESD规则、执行提取和ESD仿真、分析根本原因、提供修复和优化反馈。它使用行业标准数据格式(GDS, DEF),并在指定要检查的规则和参数方面提供了相当大的灵活性。

Ansys PathFinder-SC可在IP和大型soc上检查超过1亿个实例的ESD完整性。它处理数百个电源/地/信号网,并在一次模拟中执行电阻和电流密度检查。根据尺寸的不同,全芯片ESD模拟可以在几个小时到一天内完成。PathFinder-SC建立在弹性计算、云原生基础设施上,可以处理超大规模的设计。

在标准单元级、IP级和全芯片级识别高电流热点是避免可靠性问题的关键。PathFinder-SC的内置建模功能基于芯片ESD紧凑型模型(CECM),可以在任何级别(从标准单元到全芯片)进行详细的ESD分析。CECM包括一个PG模型,钳位装置和一个可选的电流签名。这种精确的建模满足任何设计的最高可靠性需求。

Ansys PathFinder-SC基于seasscape大数据分析平台,该平台专为1000个CPU内核的云执行而设计,具有接近线性的可扩展性和极高的容量,每核内存较低。

Ansys软件可访问

对于Ansys来说,所有用户,包括残疾人,都能访问我们的产品是至关重要的。因此,我们努力遵循基于美国访问委员会(Section 508)、Web内容可访问性指南(WCAG)和自愿产品可访问性模板(VPAT)当前格式的可访问性要求。

看看Ansys能为您做些什么

立即联系我们

* =必填字段

谢谢你的帮助!

我们在这里回答您的问题,并期待与您交谈。我们Ansys销售团队的一名成员将很快与您联系。

页脚的形象